X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
APP下载
欢迎光临,请  登录  |  注册
尊敬的,欢迎光临!  [会员中心]    [退出登录]
成果
成果 专家 院校 需求 政策
当前位置: 首页 >  科技成果  > 详细页

[00023119]一种基于闪存页错误特性降低LDPC译码延迟的方法

交易价格: 面议

所属行业: 电子元器件

类型: 发明专利

技术成熟度: 正在研发

专利所属地:中国

专利号:CN201710563434.6

交易方式: 完全转让 许可转让 技术入股

联系人: 华中科技大学

所在地:湖北 武汉市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
分享
|
收藏
|

技术详细介绍

摘要:本发明公开了一种基于闪存页错误特性降低LDPC译码延迟的方法,随着MLC NAND闪存制成工艺的提升,存储单元的尺寸越来越小单元之间的耦合干扰变得更加强烈,引起高的比特错误率,高的比特错误率严重影响着数据的可靠性。具有强纠错能力的LDPC码被广泛使用以保证数据可靠性。然而,当采用LDPC码时,MLC NAND闪存的MSB页和LSB页有着不平衡的译码延迟,LSB页的译码延迟高于MSB页的译码延迟由于LSB页有着较高的比特错误率,造成差的MLC闪存读性能。本发明根据MSB页的译码结果和保存错误模式为LSB页译码提供有利信息用以降低LSB页的译码延迟,从而缩小这两个页之间译码延迟的差距以提高MLC闪存读性能。

推荐服务:

龙岩市科技创新服务平台

福建省龙岩市龙岩大道1号市行政办公中心

联系方式:0597-2601001,400-649-1633

|    关于我们    |    帮助中心    |

Copyright © 2019 龙岩市科技开发与科技特派员服务中心 版权所有

闽ICP备20015298号-1

闽公网安备 35080202351102号